1. Kondisi [Kembali]
- Percobaan 1 Kondisi 12
Buatlah rangkaian J-K flip flop dan D flip flop seperti pada gambar pada percobaan dengan ketentuan input B0=1, B1=1, B2=0, B3=clock, B4=0, B5=0, B6=clock
2. Rangkaian Simulasi [Kembali]
3. Video [Kembali]
Untuk prinsip kerja pada JK flip flop yang harus diperhatikan pertama kali adalah inputan yang diterdapat pada R dan S karena merupkan pengaruh utama pada rangkaian flip flop, dimana disaat inputan pada R dan S terdapat yang berlogika 0 (menandakan dalam keadaan aktif) sehingga untuk output yang dihasilkan hanya dipengaruhi oleh input pada R dan S saja sedangkan untuk J dan K diabaikan. Dimana keadaan ini dikenal dengan rangkaian asingkron. Namun jika R dan S sama-sama dalam keadaan mati atau berlogika 1 maka output dipengaruhi oleh input pada J dan K.
Pada percobaan 1 kondisi 12 ini dapat dilihat pada gambar rangkaian bahwa input pada R=1 dan S=1 berarti kedua inpunya dalam keadaan aktif high atau mati, sehingga untuk output dapat kita lihat berdasarkan input dari J=0 dan K=0 sehingga output yang didapatkan yaitu tetap yang mana berdasarkan pada otuput yang didapatkan sebelumnya.
Kemudian untuk selanjutnya yaitu pada D flip flop yang mana input yang diberikan pada D yaitu berlogika 0, jika ia berada dalam logika 0 berarti S=0 dan R=1 berlawanan dengan S karena R dan S digabungkan menjadi satu dimana penghubung ke R terdapat gerbang logika NOT, sehingga output yang dihasilkan yaitu bernilai Q = 0 dan Q'=1.
5. Link Download [Kembali]
Tidak ada komentar:
Posting Komentar